4月15日,AMD正式宣布,第六代AMD EPYC处理器 -编码“威尼斯”...
4月15日,AMD正式宣布,六代AMD EPYC的处理器名为“威尼斯”代码,成为第一个使用TSMC高级2纳米(N2)流程和完成流量的高性能计算(HPC)行业产品。据了解,AMD兼首席执行官Su Zifeng最近访问了中国台湾,并于4月14日与主要合作伙伴TSMC会面。在这次会议上,Su Zifeng和TSMC主席兼总裁Wei Zhejia与威尼斯的核心计算机(CCD)一起表达了这一重要的里程碑。根据AMD的计划,预计威尼斯将于2026年定于2026年推出,并且预计使用最新的TSMC Process Technology等其他制造商(例如Apple)的发布时间早。宣布,第六代EPYC威尼斯基于Zen 6的建筑,并采用了最新的TSMC制造工艺(2纳米计)。当前,威尼斯处理器的具体规格以及CCD H的详细信息Ave未发布。但是,随着芯片成功芯片并开始测试,这意味着基本计算单元通过基本测试和验证操作。 Su Zifeng说:“多年来,TSMC已成为AMD的重要合作伙伴。通过与TSMC和制造团队的R&D进行深入合作,AMD可以继续推出领先的产品,并继续打破高性能计算的极限,并在未来将强大的计算局附加到现场。”使用完全强烈的门(GAA)纳米丝晶体管的过程的第一个技术。 N2工艺与前几代N3(3纳米)过程相比,可以将电力消耗量减少24%-35%,同时提高性能15%,而晶体管密度也增加了1.15倍。在此之前,下一代的Xeon Clearwater森林处理器基于其18A过程(将在N2的N2过程中竞争)是PO明年上半年被击打。此外,AMD还宣布,在亚利桑那州凤凰城附近的Fab 21工厂成功实现和证明了第五代AMD EPYC CPU(当前模型)。这意味着将来,这一系列产品将在美国本地生产。